电子展会
HOME
电子展会
正文内容
芯片多大 5nm,7nm,10nm芯片的差距究竟在哪?仅仅是大小吗?
发布时间 : 2024-10-06
作者 : 小编
访问数量 : 23
扫码分享至微信

5nm、7nm、10nm芯片的差距究竟在哪?仅仅是大小吗?

科技改变生活,随着科技的发展我们的生活发生了巨大变化,尤其是智能手机的出现。

智能手机打败了MP3、又PK掉了MP4、又干掉了电视机、游戏机、照相机。可以说当今社会,“一机在手,天下我有”!

手机如此的重要,那么手机性能无疑成了人们追求的目标,而手机性能又是由芯片、操作系统、屏幕等众多因素决定的,其中芯片可以说起着决定性因素,芯片性能强大,那么这款手机整体就是不错的。

高通、华为、苹果、三星等各大厂商在手机芯片领域角逐厮杀,从14那么到7nm再到5nm,可以说杀的天昏地暗、日月无光,最后美国政府都参与进来了。

因为大家都知道在芯片领域落后就意味着失去整个市场,龙头吃肉,而其他公司别说喝汤了,恐怕生存都困难。

10nm、7nm、5nm工艺制程的芯片到底差距在哪里呢?听我慢慢道来!

众所周知芯片是由光刻设备在晶圆上刻蚀而来的,如果芯片是一座高楼大厦,那么晶圆就是砖瓦,是最基本的单元,在指甲盖大小的一片晶圆上,晶体管数量越多,说明芯片的集成度越高,那么性能也越高,能耗也就越低。

nm即纳米,长度单位,目前市场上的芯片都是纳米级的,最好的芯片是5nm工艺制程,也就是晶体管的宽度(也叫线宽)是5nm,那么5nm有多大呢?就是把一根头发剖成1万根,其中1根的直径就是5nm。

芯片分为设计、制作、封装测试,其中最难的就是制作,芯片光刻的难度好比是在一粒大米上雕刻清明上河图,而且还是在运动过程中雕刻。而且要使用先进的设备—光刻机。

10nm芯片普通光刻机即可制作,而7nm、5nm芯片就要使用AMSL公司的EUV光刻机,那么EUV光刻机制作难度有多大呢?

最先进的EUV光刻机,有10万零件,4万螺栓,3000多条线路,软管加起来两公里长。设备重180吨,发货需要40个货柜,20辆卡车,价格高达1.2亿美元。而且都是提前预付款,然后排队,可以说就算有钱也未必买的到。

光刻机到位后,组装需要1年时间,调参数、调模块,一切准备好后,开始光刻晶圆,前前后后、大大小小几千次光刻,每次光刻的合格率必须达到99.99%,否则几千次光刻累计的误差批量生产后,会有大量的不合格产品,良品率过低,就意味着亏钱。在这方面不得不佩服台积电公司了。

所以说5nm芯片制作相比10nm,难度是指数级别的增长。那么不同制程的芯片性能又如何呢?

首先是苹果公司的A系列芯片:

1、苹果A11采用10nm制程,拥有6个核心,43亿个晶体管。

2、苹果A12是苹果公司首款7nm芯片,晶体管数量达到69亿个,包含一个六核CPU,一个四核GPU(比A11快50%),神经引擎达到八个核心,每秒可执行5万亿次操作。

3、

苹果A14在业内第一个使用5nm制程技术,其晶体管高达118亿个 ,搭载A14的iPad Air,与之前的iPad Air相比,CPU速度提高40%;图形性能是同类Windows笔记本的2倍,每秒可执行11万亿次操作;神经引擎将机器学习性能提高了2倍。

华为海思麒麟芯片:

1、麒麟970采用10nm工艺制程,有55亿晶体管,核心数量12,下行速度1200Mbps;

2、麒麟990采用7nm工艺制程,有103亿晶体管核心数量16,较上一代芯片性能提升33%,能耗降低50%;

3、预计麒麟9000采用5nm工艺制程,有194亿晶体管,较上一代芯片性能提升50%,功耗降低30%。

可以看出随着工艺制程的降低,工艺制作水平的提高,芯片的性能也大幅提高,功耗大幅降低

目前芯片技术基本掌握在欧美手里,英伟达又宣布400亿美元收购ARM,如果收购成功,从设计到制造,都被美国“安排好”,美国就会垄断芯片技术和专利,对我国高科技行业的“卡脖子”会更加严重。

科技时代,得“芯”者得天下,唯有掌握核心技术,加快国产替代,才能实现弯道超车,才能在未来科技领域占有一席之地!

突破制程工艺:为什么说7nm是物理极限,美国的1nm是什么概念?

适用了20余年的摩尔定律近年逐渐有了失灵的迹象。从芯片的制造来看,7nm就是硅材料芯片的物理极限。不过据外媒报道,劳伦斯伯克利国家实验室的一个团队打破了物理极限,采用碳纳米管复合材料将现有最精尖的晶体管制程从14nm缩减到了1nm。那么,为何说7nm就是硅材料芯片的物理极限,碳纳米管复合材料又是怎么一回事呢?面对美国的技术突破,中国应该怎么做呢?

image credit:extremetch

| XX nm制造工艺是什么概念?

芯片的制造工艺常常用90nm、65nm、40nm、28nm、22nm、14nm来表示,比如Intel最新的六代酷睿系列CPU就采用Intel自家的14nm制造工艺。现在的CPU内集成了以亿为单位的晶体管,这种晶体管由源极、漏极和位于他们之间的栅极所组成,电流从源极流入漏极,栅极则起到控制电流通断的作用。

而所谓的XX nm其实指的是,CPU的上形成的互补氧化物金属半导体场效应晶体管栅极的宽度,也被称为栅长。

栅长越短,则可以在相同尺寸的硅片上集成更多的晶体管——Intel曾经宣称将栅长从130nm减小到90nm时,晶体管所占得面积将减小一半;在芯片晶体管集成度相当的情况下,使用更先进的制造工艺,芯片的面积和功耗就越小,成本也越低。

栅长可以分为光刻栅长和实际栅长,光刻栅长则是由光刻技术所决定的。 由于在光刻中光存在衍射现象以及芯片制造中还要经历离子注入、蚀刻、等离子冲洗、热处理等步骤,因此会导致光刻栅长和实际栅长不一致的情况。另外,同样的制程工艺下,实际栅长也会不一样,比如虽然三星也推出了14nm制程工艺的芯片,但其芯片的实际栅长和Intel的14nm制程芯片的实际栅长依然有一定差距。

| 为什么说7nm是物理极限?

之前解释了缩短晶体管栅极的长度可以使CPU集成更多的晶体管或者有效减少晶体管的面积和功耗,并削减CPU的硅片成本。正是因此,CPU生产厂商不遗余力地减小晶体管栅极宽度,以提高在单位面积上所集成的晶体管数量。不过这种做法也会使电子移动的距离缩短,容易导致晶体管内部电子自发通过晶体管通道的硅底板进行的从负极流向正极的运动,也就是漏电。而且随着芯片中晶体管数量增加,原本仅数个原子层厚的二氧化硅绝缘层会变得更薄进而导致泄漏更多电子,随后泄漏的电流又增加了芯片额外的功耗。

为了解决漏电问题,Intel、IBM等公司可谓八仙过海,各显神通。比如Intel在其制造工艺中融合了高介电薄膜和金属门集成电路以解决漏电问题;IBM开发出SOI技术——在在源极和漏极埋下一层强电介质膜来解决漏电问题;此外,还有鳍式场效电晶体技术——借由增加绝缘层的表面积来增加电容值,降低漏电流以达到防止发生电子跃迁的目的......

上述做法在栅长大于7nm的时候一定程度上能有效解决漏电问题。不过,在采用现有芯片材料的基础上,晶体管栅长一旦低于7nm,晶体管中的电子就很容易产生隧穿效应,为芯片的制造带来巨大的挑战。针对这一问题,寻找新的材料来替代硅制作7nm以下的晶体管则是一个有效的解决之法。

| 1nm制程晶体管还处于处于实验室阶段

碳纳米管和近年来非常火爆的石墨烯有一定联系,零维富勒烯、一维碳纳米管、二维石墨烯都属于碳纳米材料家族,并且彼此之间满足一定条件后可以在形式上转化。碳纳米管是一种具有特殊结构的一维材料,它的径向尺寸可达到纳米级,轴向尺寸为微米级,管的两端一般都封口,因此它有很大的强度,同时巨大的长径比有望使其制作成韧性极好的碳纤维。

碳纳米管和石墨烯在电学和力学等方面有着相似的性质,有较好的导电性、力学性能和导热性,这使碳纳米管复合材料在超级电容器、太阳能电池、显示器、生物检测、燃料电池等方面有着良好的应用前景。此外,掺杂一些改性剂的碳纳米管复合材料也受到人们的广泛关注,例如在石墨烯/碳纳米管复合电极上添加CdTe量子点制作光电开关、掺杂金属颗粒制作场致发射装置。本次外媒报道的劳伦斯伯克利国家实验室将现有最精尖的晶体管制程从14nm缩减到了1nm,其晶体管就是由碳纳米管掺杂二硫化钼制作而成。不过这一技术成果仅仅处于实验室技术突破的阶段,目前还没有商业化量产的能力。至于该项技术将来是否会成为主流商用技术,还有待时间检验。

技术进步并不一定带来商业利益

在过去几十年中,由于摩尔定律在确实发挥作用,使中国半导体制造技术在追赶西方的过程中始终被国外拉出一段距离。而近年来,芯片制造技术进步放慢,摩尔定律出现失效的客观现象,对于中国半导体产业追赶西方来说是一大利好。摩尔定律失效,一方面既有技术因素——先进光刻机、刻蚀机等设备以及先进芯片制造技术研发技术难度大、资金要求高......另一方面也有商业上的因素。

在制造工艺到达28nm以前,制造工艺的每一次进步都能使芯片制造厂商获得巨额利润。不过,在制造工艺达到14/16nm之后,技术的进步反而会使芯片的成本有所上升——在Intel最先研发出14nm制造工艺时,曾有消息称其掩膜成本为3亿美元。当然,随着时间的推移和台积电、三星掌握14/16nm制程,现在的价格应该不会这么贵。但英特尔正在研发的10nm制程,根据Intel官方估算,掩膜成本至少需要10亿美元。新制造工艺之所以贵,一方面是贵在新工艺高昂的研发成本和偏低的成品率,另一方面也是因为光刻机、刻蚀机等设备的价格异常昂贵。因此,即便先进制造工艺在技术上成熟了,但由于过于高昂的掩膜成本,会使客户在选择采用最先进制造工艺时三思而后行,举例来说,如果10nm制造工艺芯片的产量低于1000万片,那么光分摊到每一片芯片上的掩膜成本就高达100美元,按国际通用的低盈利芯片设计公司的定价策略8:20定价法——也就是硬件成本为8的情况下,定价为20,别觉得这个定价高,其实已经很低了,Intel一般定价策略为8:35,AMD历史上曾达到过8:50......即便不算晶片成本和封测成本,这款10nm CPU的售价也不会低于250美元。同时,相对较少的客户会导致很难用巨大的产量分摊成本,并最终使企业放缓对先进制造工艺的开发和商业应用。也正是因此,28nm制造工艺被部分业内人士认为是非常有活力的,而且依旧会被持续使用数年。

| 中国应脚踏实地解决现实问题

对于劳伦斯伯克利国家实验室将现有最精尖的晶体管制程从14nm缩减到了1nm,国人不必将其看得太重,因为这仅仅是一项在实验室中的技术突破,哪怕退一步说,该项技术已经成熟且可以商业化,由于其在商业化上的难度远远大于Intel正在研发的10nm制造工艺——其成本将高昂地无以复加,这会使采用该技术生产的芯片价格居高不下,这又会导致较少客户选择该项技术,进而恶性循环......从商业因素考虑,大部分IC设计公司恐怕依旧会选择相对成熟,或者称为相对“老旧”的制造工艺。

对于现在的中国半导体产业而言,与其花费巨大人力物力财力去探索突破7nm物理极限,还不如将有限的人力物力财力用于完善28nm制程工艺的IP库和实现14nm制造工艺的商业化量产。毕竟,对于国防安全领域而言,现有的制造工艺已完全够用(美国的很多军用芯片都还是65nm的),对于商业芯片而言,很多芯片对制程的要求并不高,像工控芯片、汽车电子、射频等都在使用在一些硬件发烧友看起来显得老旧的制程,而对于PC和手机、平板电脑的CPU、GPU而言,14nm/16nm的制造工艺已经能将性能和功耗方面的需求平衡的很好。笔者认为,相对于耗费大量资源去研发新材料突破7nm物理极限,还不如脚踏实地地解决现实问题。

相关问答

芯片都有哪些尺寸?

主流有4纳米、5纳米、7纳米等尺寸。芯片目前主流是4纳米、5纳米、7纳米、10纳米等尺寸。实际上芯片并不是以尺寸来衡量,常规主要是以工艺制程来描述芯片,也就...

芯片有哪些规格?

按外形分类,芯片一般分为圆片和方片。其中圆片相对较低档,性能不够稳定,一般不采用圆片生产的LED;方片一般以尺寸大小来衡量,比如12mil(1mil=0.0254平...

7nm芯片有多大面积?-其他理财知识问答-我爱卡

[回答]我们现在以高通7nm骁龙8cx芯片面积为例,300mm直径的晶圆上面总共有532个内核,横向最多可以有22个,然后竖向最多有36个,经过计算每颗芯片面积大概是1...

1nm芯片是多大?

1纳米,也可写成1nm。一个很小的长度单位。纳米(nm),是nanometer译名即为毫微米,是长度的度量单位,国际单位制符号为nm。1纳米=10^-9米,长度单位如同厘米...

现在手机芯片都是多少nm?

目前手机芯片的制造工艺已经进化到了7nm、5nm甚至3nm,这意味着芯片上的晶体管数量更多,功耗更低,性能更强。随着技术的不断提升,手机芯片的制造工艺将会越来...

显卡芯片有多大?

7nm芯片:7nm,也就是7纳米,它是一个长度单位。在集成电路领域完整的叫法应该是7nm制程工艺,或者7nm工艺。它表示在集成电路(芯片)中,一个元件的尺寸可以做...7...

3nm芯片多大?

IEEEISSCC国际固态电路大会上,三星(确切地说是SamsungFoundry)首次展示了采用3nm工艺制造的芯片,是一颗256Gb(32GB)容量的SRAM存储芯片,这也是新工艺落地传...

芯片多少层?

芯片的层数取决于其设计和用途。现代芯片通常有多层结构,包括晶体管层、金属层、绝缘层等。晶体管层用于控制电流流动,金属层用于连接电路元件,绝缘层用于隔离...

现在市场主流的芯片是几纳米的?

主流的芯片是55纳米,因为需求量最大是芯片是55纳米制程的芯片。从实际情况来看,目前绝大部分电子产品对芯片工艺的要求并没有那么高大,多数电子产品只需要28...

芯片几纳米是指芯片的体积大吗?

纳米指的是芯片晶体管的栅极宽度。芯片几纳米不是指芯片的体积大小,而是指芯片内部最小构成单位硅晶体管的栅极宽度。以5纳米芯片为例,每颗芯片面积大约为100...

 厨卫电器  pchunter 
王经理: 180-0000-0000(微信同号)
10086@qq.com
北京海淀区西三旗街道国际大厦08A座
©2024  上海羊羽卓进出口贸易有限公司  版权所有.All Rights Reserved.  |  程序由Z-BlogPHP强力驱动
网站首页
电话咨询
微信号

QQ

在线咨询真诚为您提供专业解答服务

热线

188-0000-0000
专属服务热线

微信

二维码扫一扫微信交流
顶部